Vous êtes sur la page 1sur 7

16/06/2020

Contrôle : électronique numérique


16/06/2020

 EXERCICE1 :

tp2p 0
tC2Q 3+3+6+5+3=20ns
CIRCUIT : A

tR2R 6+3+7=16ns
fmax 1/ (20*10-9) =50MHz
tsu-total 3+ [(2+5+7) -6] =11ns
thd-total 2+ [3-(2+5)] = -2
= 0ns
tp2p 4+8+3=15ns
tC2Q 2+6+3+8+3=22ns
CIRCUIT : B

tR2R 3+5+6+6+2=22ns
fmax 1/ (22*10-9) =45.45MHz
tsu-total 2+ [(4+6+5) -2] =15ns
thd-total 4+ [2-(4+5)] = -3
= 0ns

 EXERCICE2 :

Synthèse du système sous forme de machine d’état

Détermination des états du système :


1. Si A=11010, la sortie vaut 1.
2. Sinon, S=0.
Identification des entrées et sorties :
1. S est la sortie de notre système étudié
2. A est l’entrée qui prend deux valeurs soit 1 soit 0.
16/06/2020

Graphe de transition :
16/06/2020

Codage :
Etat Q2 Q1 Q0
E0 0 0 0
E1 0 0 1
E2 0 1 0
E3 0 1 1
E4 1 0 0

Table de transition :
A Q2 Q1 Q0 Q2+ Q1+ Q0+ S
Entrée Etat présent Etat futur Sortie
0 0 0 0 0 0 0 0
0 0 0 1 0 0 0 0
0 0 1 0 0 1 1 0
0 0 1 1 0 0 0 0
0 1 0 0 0 0 0 1
1 0 0 0 0 0 1 0
1 0 0 1 0 1 0 0
1 0 1 0 0 1 0 0
1 0 1 1 1 0 0 0
1 1 0 0 0 1 0 0

Nombre de bascule :
Le nombre de bascules est 3.
Equations :
Q0+= ̅̅̅̅
Q2.Q0̅̅̅̅.( A
̅ .Q1+Q1
̅̅̅̅.A)

Q1+= ̅̅̅̅ ̅̅̅̅+ A.Q1


Q2.Q1.Q0 ̅̅̅̅.(Q2
̅̅̅̅.Q0+Q2.Q0
̅̅̅̅)

Q2+= A.Q1.Q0
̅ .Q2
S= A
16/06/2020

Circuit sur ISIS :

Chronogramme:
16/06/2020

 EXERCICE3 :

Fonctionnement du montage :

Si A et B sont au niveau 1, T1 aiguille du courant vers T2, T2 et T4 sont saturés. T3 étant


bloqué. S alors est au niveau 0 et peut recevoir du courant.
Si A ou B sont au niveau 0, T1 n’aiguille plus de courant vers T2 mais vers l’entrée au niveau
0. T2 et T4 sont bloqués. La sortie S est au niveau 1 et peut fournir du courant.
Selon la quantité de courant sortant du montage, T3 peut avoir 2 états (passant ou saturé).

Fonctionnement du bus de données :


Le bus de données sert à transporter des données stockées en mémoire vers le
processeur, et vice-versa (des données stockées dans le processeur vers la mémoire).

Il contient 32 ou 64 fils et la fréquence de transfert est égale à 33 ou 66 MHz. Il permet de


lire ou bien d’écrire une donnée (sur 16 bits par exemple) dans la mémoire. Le pic du
16/06/2020

courant doit- être fournir lorsque nombreuses sorties commutent en parallèle. Or la liaison
vers la masse et vers Vcc du bus de données présente des résistances et des inductances
parasite.

Vous aimerez peut-être aussi