Vous êtes sur la page 1sur 5

Université de Sfax

Ecole Nationale d'Electronique et des Télécommunications de Sfax


(ENET'Com)

Architecture programmable avancée

TP3
Elaboré par : azaiz ala eddin et abichou adam

Classe : 2GII1
Année universitaire 2022/ 2023
I. Additionneur 4 bits :

1) Synthèse du composant et le valider en utilisant les


<<switchs>> et <<leds>>

II .Additionneur-soustracteur 4 bits :

1) Synthèse du composant et le valider en utilisant


les <<switchs>> et <<leds>>
III. Afficheur 7 segments :
Le circuit permet de manipuler des nombres allant de 0->15,
l’affichage doit ce faire donc sur les afficheurs.
Nous allons réaliser la fonction qui gère le premier afficheur.
Nous réaliserons ensuite la deuxième fonction par extension.
La fonction de conversion élaborée , l’utiliser pour afficher les entrées et sortie de votre
additionneur/soustracteur :

Vous aimerez peut-être aussi