Académique Documents
Professionnel Documents
Culture Documents
BUT DU TP
Les FLIP-FLOP « J K « se présentent sous forme de circuits intégrés de la famille TTL ou CMOS.
7
Leurs schémas de brochages pour les variantes que nous utilisons sont présentés en figure 1a et 1b
Avec leur tables de fonctionnements respectives. La structure interne de ces FLIP-FLOP est illustrée
7
Le deuxième circuit intégré appelé bascule S-R ( quad S - R latches ) . La structure interne et les
schémas de brochage sont illustres en figures 2 .Le niveau des tensions doivent être conformes à la
famille à laquelle ils appartiennent ( Signaux TTL ou CMOS). Les fréquences de travail peuvent
atteindre jusqu’ a 100MHZ.Les niveaux de tension doivent être conformes à la famille à laquelle ils
appartiennent.
Pour tester et réaliser des circuits numériques combinatoire et séquentiels nous utilisons un banc
d’essais électronique « DIGIT-DESIGNER » constitué de circuits « LED » micro-SWITCH « signaux
variables en amplitudes et en fréquences « Plaque d’essais « BREAD-BORD » et différentes
alimentations.
Dans cette section nous utilisons deux circuit intégrés ( QUAD S-R -LATCHES)réalisant les fonctions
séquentielles « S R ».Ces circuits de la famille TTL et CMOS avec leur brochages sont illustres au
niveau de la figure 2. ( voir également les photos des circuits en figure 3).
7
On demande d’effectuer les branchements nécessaires sur le Digit-designer afin de relever les signaux
de sorties en fonction des entrées binaires selon les tables données par les fabricants (DATA-
SHEET).Les résultats de mesures doivent se présentés sous la forme du tableau N°1.
De manière analogue on demande de réaliser le montage des 2 FLIP-FLOP sur banc d’essais
électroniques afin de relever l’ensemble des caractéristiques de fonctionnent. Pour effectuer ce travail il
est nécessaire d’utiliser leur tables de fonctionnement . Les résultats doivent être conformes au tableau
N°2 pour les FLIP-FLOP « TTL7473 etTTL7476 ».
Relever également les signaux de sorties sur oscilloscope pour « J = K = 1 « et relever les
La table la bascule RS
RN SN QN QN QN+1
0 0 0 1 1
0 0 1 1 1
0 1 0 1 0
0 1 1 1 0
1 0 0 0 1
1 0 1 0 1
1 1 0 0 1
1 1 1 1 0
Détermination des équations de fonctionnement (pour une bascule) sur la base des résultats obtenuset
enregistres sur le tableau N°1 :Qn+1 = F (Qn, Rn, Sn).
7
De manière analogue on arelevés les signaux de sorties des 2 FLIP-FLOP en fonction desgrandeurs
d’entrée « Jn ,Kn , CLR , Prest »
Signal d’horloge:
7
Signal de sortie :
Tableau de karnaugh :
00 01 11 10
00 1 1 0 1
01 0 0 1 1
11 1 1 1 1
10 0 0 0 0
L’équation final:
Qn+1= Clr’Qn’Kn’+Qn(Clr+Jn)
La fréquence de la sortie :
La fréquence de CK (horloge) :
Conclusion :
D’après les resultats final de ce travail pratique on conclure que les données
théoriques dans le tableau de la vérité il est vérifier dans les circuits que nous
avons fait.