Vous êtes sur la page 1sur 7

1.

BUT DU TP

-Etude et branchement de FLIP-FLOP type « JK » TTL7473 et TTL 7476

-Etude du fonctionnement du circuit intégrés « quadruple RS » TTL74279 » et CMOS 4044 »

-Relevés des signaux et analyses.

2.PRESENTATION ST STRUCTURE INTERNE DES CIRCUITS UTILISES

Les FLIP-FLOP « J K « se présentent sous forme de circuits intégrés de la famille TTL ou CMOS.

7
Leurs schémas de brochages pour les variantes que nous utilisons sont présentés en figure 1a et 1b
Avec leur tables de fonctionnements respectives. La structure interne de ces FLIP-FLOP est illustrée

7
Le deuxième circuit intégré appelé bascule S-R ( quad S - R latches ) . La structure interne et les
schémas de brochage sont illustres en figures 2 .Le niveau des tensions doivent être conformes à la
famille à laquelle ils appartiennent ( Signaux TTL ou CMOS). Les fréquences de travail peuvent
atteindre jusqu’ a 100MHZ.Les niveaux de tension doivent être conformes à la famille à laquelle ils
appartiennent.

3.TRAVAIL DEMANDER ET MODE OPERATOIRE

Pour tester et réaliser des circuits numériques combinatoire et séquentiels nous utilisons un banc
d’essais électronique « DIGIT-DESIGNER » constitué de circuits « LED » micro-SWITCH « signaux
variables en amplitudes et en fréquences « Plaque d’essais « BREAD-BORD » et différentes
alimentations.

3.1.Etude et vérification des FLIP-FLOP intégrés TTL74279 et CMOS4044.

Dans cette section nous utilisons deux circuit intégrés ( QUAD S-R -LATCHES)réalisant les fonctions
séquentielles « S R ».Ces circuits de la famille TTL et CMOS avec leur brochages sont illustres au
niveau de la figure 2. ( voir également les photos des circuits en figure 3).

7
On demande d’effectuer les branchements nécessaires sur le Digit-designer afin de relever les signaux
de sorties en fonction des entrées binaires selon les tables données par les fabricants (DATA-
SHEET).Les résultats de mesures doivent se présentés sous la forme du tableau N°1.

3.2.Etude des FLIP-FLOP « JK7473 »et « JK7476 »

De manière analogue on demande de réaliser le montage des 2 FLIP-FLOP sur banc d’essais

électroniques afin de relever l’ensemble des caractéristiques de fonctionnent. Pour effectuer ce travail il
est nécessaire d’utiliser leur tables de fonctionnement . Les résultats doivent être conformes au tableau
N°2 pour les FLIP-FLOP « TTL7473 etTTL7476 ».

Relever également les signaux de sorties sur oscilloscope pour « J = K = 1 « et relever les

fréquences de « CK » et « « Q » ( fixer la fréquence du signal d’horloge CK= 1 HZ)

.PLAN DU COMPTE RENDU DU TP :

CIRCUIT TTL74279 – CMOS4044

Apres branchement de la bascule selon le schémathéorique de la figure, on a relevé lessignaux de


sorties « Qn+1 ».

La table la bascule RS

RN SN QN QN QN+1
0 0 0 1 1
0 0 1 1 1
0 1 0 1 0
0 1 1 1 0
1 0 0 0 1
1 0 1 0 1
1 1 0 0 1
1 1 1 1 0

Détermination des équations de fonctionnement (pour une bascule) sur la base des résultats obtenuset
enregistres sur le tableau N°1 :Qn+1 = F (Qn, Rn, Sn).

N : représentel’état des signaux a un moment donné soit n=0,1,2,…. i.

Qn : constitue l’étatinitial d’une sortie.

Qn+1 : représente l’état suivant.

Etude (Circuit TTL7473 et TTL7476):

7
De manière analogue on arelevés les signaux de sorties des 2 FLIP-FLOP en fonction desgrandeurs
d’entrée « Jn ,Kn , CLR , Prest » 

Signal d’horloge: 

7
Signal de sortie :

JN KN CLR QN QN+1 QN+1


0 0 0 0 0 1
0 0 0 1 1 0
0 0 1 0 1 0
0 0 1 1 0 1
0 1 0 0 1 0
0 1 0 1 1 0
0 1 1 0 1 0
0 1 1 1 0 1
1 0 0 0 0 1
1 0 0 1 0 1
1 0 1 0 1 0
1 0 1 1 0 1
7
1 1 0 0 1 0
1 1 0 1 0 1
1 1 1 0 1 0
1 1 1 1 0 1

Détermination de les équationsentrées/sorties pour l’ensemble des bascules du circuitcorrespondant :

Qn+1 = F (Jn,Kn , Qn, PRE,CLR )

Tableau de karnaugh :

00 01 11 10
00 1 1 0 1
01 0 0 1 1
11 1 1 1 1
10 0 0 0 0

L’équation final:

Qn+1= Clr’Qn’Kn’+Qn(Clr+Jn)

La fréquence de la sortie :

F= 1/T= 1/0.0.55= 1.88 Hz

La fréquence de CK (horloge) :

F= 1/T= 1/0.32= 3.125 Hz

Conclusion :

D’après les resultats final de ce travail pratique on conclure que les données
théoriques dans le tableau de la vérité il est vérifier dans les circuits que nous
avons fait.

Vous aimerez peut-être aussi