Vous êtes sur la page 1sur 10

République Algérienne Démocratique et

Populaire.
Ministère de l’Enseignement Supérieur et de la
Recherche Scientifique.

TP N°4 :

Préparer par :
HEMARID Imene
LEKKAM Madjeda
Filière :Electrotechnique
Groupe :SG2
Introduction :
Un circuit logique séquentiel est un type de logique dont les
résultats ne dépendent pas seulement des données actuellement
traitées mais aussi des données traitées précédemment. Elle
s'oppose à la logique combinatoire, dont les résultats sont
fonction et seulement fonction des données actuellement
traitées. En d'autres termes, la logique séquentielle utilise la
notion de mémoire de stockage (Bascules, registres, etc.) alors
que la logique combinatoire n'en a pas.
L'élément de base de la logique séquentielle est la bascule.

Objectif :

L’objectif de ce TP est comprendre comment réaliser des


circuits logiques séquentiels et de savoir le fonctionnement des
bascules synchrone et asynchrone d'autre part.

1. Manipulations :

1.1. Réalisation d’une Bascule RS asynchrone


Cette bascule a trois fonctionnements :

 Mémorisation.

 Mettre en 0.

 Mettre en 1.

Table de vérité :
Q
R S Qn Q Mode de
fonctionnement
0 0 0 0 1 Mémorisation
0 0 1 1 0 Mémorisation
0 1 x 1 0 Mise à 1
1 0 x 0 1 Mise à 0
1 1 x 1 1 Indéfini

On peut extraire l’expression algébrique :

Q=R̅Qn+S

Ou en peut créer le circuit on utilisant les portes NAND


Conclusion :
On conclure que A1 est l’entrée S̅ et A5 est l’entrée R̅ .
Une impulsion sur S(A1)(set) ----> Mise à 1
Une impulsion sur R(A2) (Reset) ----> Mise à 0

1.2. Bascule RS synchrone (RSH):

Bascule RSH au niveau haut H=1


Table de vérité :
Q
H R S Q
Q
0 X X Q
Q
1 0 0 Q
1 0 1 1 0
1 1 0 0 1
1 1 1 X X

Son schéma :
Conclusion :
Dans un système synchrone le signal de commande et fourni
par une horloge H.

. H=0 la bascule est dans l’état mémoire

. H=1 la bascule fonctionne comme une bascule RS.

Le rôle d’horloge passant par l’état 1 a état 0.

1.3. Bascule D :
Une bascule D est réalisée à partir d'une bascule
RS dont les entrées sont reliées par un inverseur.
On a deux cas :
 Mise à 0.
 Mise à 1.

Table de vérité :
Q
D Qn Q Mode de
fonctionnement
0 0 0 1 Mise à 0
0 1 0 1 Déclenchement
1 0 1 0 Enclenchement
1 1 1 0 Mise à 1

L’équation de sortie :
Q=DQn+D =D (Qn+1)=D

Conclusion :
obtient les mêmes résultats de la table de vérité précèdent.
.on obtient une bascule D à partir de bascule RS si on rajoutant
un inverseur entre S et R.

1.4. Bascule JK :
Table de vérité :
J K Q S
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0
- - - -
JK 00 01 11 10
Q
0 0 0 1 1
1 1 0 0 1
Qn+1=Q n+ K Qn
Expérimentalement :
Conclusion :
A la lecture de la table de vérité de la bascule "JK" dans son
fonctionnement synchrone. On remarque que lorsque les deux
entrées J et K sont toutes les deux à l'état logique 0, les sorties
Q et conservent leurs états logiques respectifs. Quand
l'entrée J est à l'état logique 0 et que l'entrée K est à l'état
logique 1, la sortie Q devient à l'état logique 0. Quand l'entrée J
est à l'état logique 1 alors que l'entrée K est à l'état logique 0, la
sortie Q est à l'état logique 1. Si les deux entrées J et K sont
simultanément à l'état logique 1, les deux sorties Q et
changent d'état logique à l'arrivée du front montant de
l'horloge ; on dit que c'est l'état "bascule".

Vous aimerez peut-être aussi