Académique Documents
Professionnel Documents
Culture Documents
Faculté de TECHNOLOGIE
TP 01 : bascules
Présenté par :
KHOUDOUR HOUDA
Bascules RS asynchrones :
Les deux tableaux de vérité : avec des portes NOR, et avec des portes NAND
R S Q NON Q R S Q NON Q
Q 0 0 Q NON Q
(Mémorisation
0 0 NON Q
d’une valeur 0 1 1 0
précédente)
1 0 0 1
1
0 1 0 1 1 1 1
(Mise à 1)
0
1 0 1
(Mise à 0) Et la même chose pour Q=1 et NON Q =
1 1 0 0 1
Dans le cas ou Q =0 et NON Q = 0
C’est le cas instable et interdit
Après la réalisation du bascule RS dans Proteus soit avec des portes NOR, soit avec des
portes NAND et la vérification de leur fonctionnement et les deux tableaux de vérité en
trouve que les deux schémas internes de bascule RS en NOR ou en NAND sont équivalents
Le chronogramme des sorties Q et NON Q (Q’) :
Bascule RS synchrone :
Tableau de vérité :
R S H Q NON Q
X X 0 Q NON Q
0 0 1 Q NON Q
0 1 1 1 0
1 0 1 0 1
1 1 1 1 1
Le chronogramme :
Bascule D :
Tableau de vérité après la simulation dans Proteus et le fonctionnement du circuit
SN7474 :
D H Q NON
Q
X 0 Q NON
Q
0 1 0 1
1 1 1 0
D
1
H
D1
1 LED-GREEN
U6:A
4
2 5
D Q
S
3
CLK D2
LED-GREEN
6
Q
R
7474
1
Bascule JK synchrone :
Après la réalisation du circuit d’une bascule JK synchrone en utilisant SN7476 et
le teste de son fonctionnement je replis le tableau suivant :
L’explication :
_ Pour J=K=0 le signal d’horloge est sans effet, il y conservation du dernier état logique pris par
Q et NON Q il n’Ya jamais de basculement
_ Pour J=K=1 le système bascule à chaque front d’horloge (montant ou descendant selon les
modèles)
_ Pour j différent de K, la sortie Q recopie l’entrée J et la sortie NON Q recopie l’entrée K à
chaque front d’horloge