Vous êtes sur la page 1sur 2

ESSTT Formation Ingénieur - GE - TP02 : Systèmes et circuits logiques

TP 02
Analyse des Systèmes Séquentiels Asynchrones

But de la manipulation
* Analyser le comportement et la structure d’un système séquentiel à partir d’un montage simple.
* Comprendre le fonctionnement d’une bascule RS asynchrone.
* Réaliser une bascule JK synchrone à partir de bascules RS asynchrones.

Partie Théorique
1- Soit le montage suivant :

Déterminer l’équation de Q = f(R S q) ; établir la table de vérité ; Noter devant chaque ligne de la
table de vérité l’état du système ; stable ou instable (Q=q : état stable ; Qq état instable).
Numéroter les états stables à partir de 1 et les encercler (exemple : 1 )
Pour un état instable, si les valeurs de R et S sont identiques à celles d’un état stable, donner le
même numéro à cet état instable sans l’encercler.

Remplir le tableau1 avec le numéro des états stables et instables correspondant à chaque case

2-

2-1 En considérant le montage de la figure 2 donner les conditions pour lesquelles on peut
considérer Q’ = Q
2-2 Montrer que le système de la figure 3 est équivalent à celui de la figure 2 pour Q’=Q

3- Soient les deux équations suivantes d’un système séquentiel asynchrone


__ _ _ _ _ _ _ _ _
X=Ax+Bx+Ay+Axy ; Y=AB+Ay+Bxy+Bxy
Donner le schéma logique du système (Attention x et y ne sont pas des entrées du système; il sont
les retour respectifs de X et Y)
Etablir la table de vérité du système avec 4 variables d’entrées (A, B, x et y) et deux variables de
sorties (X et Y), indiquer les états stables et instables et les numéroter comme dans la 1 ère
question. (pour un système séquentiel asynchrone à deux variables secondaires l’état n’est stable
que si X = x et Y = y).

Partie Pratique
1- Réaliser le montage de la figure 1, et vérifier le fonctionnement avec la table de vérité pour les
états stables

Préparé par : Fathi CHERIF ; A. ZAAFOURI TP 02 Page -1-


ESSTT Formation Ingénieur - GE - TP02 : Systèmes et circuits logiques

2- Donner l’état de Q lorsque S R passe de 11 à 00 en même temps (utiliser un seul interrupteur


pour S et R )
- Reprendre le même test en ajoutant un retard (deux portes inverseurs) une fois sur la ligne R
(figure 4); puis une deuxième fois sur la ligne S (figure 5); expliquer le résultat obtenu

3- En considérant toutes les combinaisons possibles de S et R ( S R =1 1 non comprises)


déterminer : 3-1 la table de vérité de la bascule S R asynchrone
3-2 la table des transitions pour les valeurs de S et R permettant :
Le maintient à zéro de Q (0  0), l’enclenchement de Q (0  1), Le maintien à un de Q (1  1), le
déclenchement de Q (1  0)

4- En excluant le cas S R =11 vérifier que : _


le fonctionnement du système de la figure 2 donne Q’ = Q ;
le fonctionnement du système de la figure 3 est équivalent à celui de la figure 2

5- La figure 6 représente une bascule JK synchrone simple, obtenue à partir d’une bascule S R
asynchrone représentée dans la figure 2, deux portes AND à 3 entrées et une entrée d’horloge.
Réaliser ce montage, tester son fonctionnement et donner la table de vérité et la table des
transitions de cette bascule

6- La bascule J K maître-esclave synchrone représenté dans la figure 7, a été conçue pour


éliminer l’état indéterminé de la bascule S R pour S R = 1 1.
Réaliser ce montage, tester son fonctionnement et donner la table de vérité et la table des
transitions de cette bascule J K

7- Câbler le système de la question 3 de la partie théorique et vérifier le fonctionnement à partir de


sa table de vérité en identifiant tous les états stables trouvés en théorie.

Simulation ISIS
8- Refaire les questions 5, 6 et 7 en faisant une simulation sur le logiciel ISIS
Préparé par : Fathi CHERIF ; A. ZAAFOURI TP 02 Page -2-

Vous aimerez peut-être aussi