Vous êtes sur la page 1sur 6

ÉCOLE NATIONALE DES SCIENCES APPLIQUEES

UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

Compte Rendu
TP6

Réalisé par : FHAIL Abdelouahad


N° d’Apogée :18005063
Encadré par : Pr. LASSIOUI Abdellah

1|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

Simulation d’une mémoire SRAM 16Bits


Réaliser le schéma d’une seule cellule et simuler son fonctionnement sous DSCH

2|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

Simulation d’une mémoire RAM de 4x4 Bits


Générer le circuit intégré du schéma précédent sous DSCH comme le montre la figure suivante et
vérifier son fonctionnement son fonctionnement

3|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes
• Réalisation du décodeur de lignes

• Simuler et vérifier le fonctionnement du décodeur et générer son symbole

4|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes
Combiner le décodeur et la mémoire et tester le fonctionnement de l’ensemble

• Test du fonctionnement du décodeur et de la mémoire

5|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

Simulation d’une mémoire RAM 16Bits


• Compiler le code Verilog et générer le dessin de masque comme le montre la figure suivante

• Appliquer des signaux aux entrées du dessin et visualiser les sorties

• Vérifier le fonctionnement de la mémoire

6|P a ge
Année Universitaire 2023-2024

Vous aimerez peut-être aussi