Vous êtes sur la page 1sur 10

ÉCOLE NATIONALE DES SCIENCES APPLIQUEES

UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

Compte Rendu
TP5

Réalisé par : FHAIL Abdelouahad


N° d’Apogée :18005063
Encadré par : Pr. LASSIOUI Abdellah

1|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

INTRODUCTION :
Système combinatoire est un circuit dont les signaux de sortie Z ne dépendaient que des états des
entrées X. Nous avons de manière générale :

Z = f(X)

Système séquentiel est un circuit dont les sorties dépendent des entrées mais également de l'état du
système.

Si nous notons Q l'état d'un système séquentiel, X ses entrées et Z ses sorties, nous avons la relation
suivante:

Z= f(X, Q)

Lorsque les changements d'état des divers composants d'un circuit séquentiel se produisent à des
instants qui dépendent des temps de réponse des autres composants et des temps de propagation des
signaux on parle des systèmes séquentiels asynchrone.

Cependant les retards peuvent ne pas être identiques pour toutes les variables binaires et conduire à
certains aléas.

2|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes
Ceux-ci peuvent être évités en synchronisant la séquence des diverses opérations logiques sur les
signaux périodiques provenant d'une horloge. Dans ce cas les systèmes sont appelés des systèmes
séquentiels synchrones: tous les changements d'état sont synchronisés sur un signal de contrôle.

La bascule RS
Une bascule RS est un circuit bistable dont la sortie est mise à 1 par l’entrée Set et remise à 0 par
l’entrée Reset.

La bascule est asynchrone car elle n’est sensible à aucun signal d’horloge.

Les bascules les plus fréquemment rencontrés sont réalisés avec deux portes NOR ou NAND.

La bascule RS basée sur des portes NAND


La configuration S = R = 1 est à proscrire car ici elle conduit à Q=notQ=0, ce qui est inconsistant
logiquement avec notre définition.

Lorsque R et S reviennent à 0, l'état Q=notQ étant incompatible avec les interconnexions, l'une de ces
deux sorties va reprendre l'état 1, mais il est impossible de prédire laquelle.

La configuration S = R = 1 conduit à une indétermination de l'état des sorties et est donc inutilisable.

3|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

La bascule RS basée sur des portes NOR

4|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

Conception la bascule RS basée sur des portes NAND

5|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

La figure ci-dessus illustre la simulation de la bascule RS à base de portes NAND La bascule est active
avec des niveaux logiques bas. Quand un Reset est activé alors la sortie Q passe à 0 et /Q passe à 1
Quand un Set est activé alors la sortie Q passe à 1 et /Q passe à zéro Quand les deux sont à 1 alors on
est dans l’état de la mémorisation L’état ou les deux sont à la fois à 0 est un état interdit.

Conception la bascule RS basée sur des portes NOR

6|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

La figure ci-dessus illustre la simulation de la bascule RS à base de portes NOR La bascule est active
avec des niveaux logiques haut. Quand un Reset est activé alors la sortie Q passe à 0 et /Q passe à 1
Quand un Set est activé alors la sortie Q passe à 1 et /Q passe à zéro Quand les deux sont à 0 alors on
est dans l’état de la mémorisation L’état ou les deux sont à la fois à 1 est un état interdit.

7|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

La bascule D
Un signal de synchronisation est utilisé dans les circuits numériques permettant de synchroniser les
opérations effectuées. Les bascules peuvent fonctionner selon deux modes:

 Mode asynchrone : les sorties des bascules évoluent en fonction des entrées SET et RESET
seulement
 Mode synchrone: les sorties des bascules évoluent en fonction des entrées SET et RESET et
d’un autre signal appelé signal d’horloge.

Les symboles et la table de vérité de la bascule D sont illustrés dans la figure suivante.
On peut voir que la sortie Q recopie la valeur de D si et seulement si le signal d’horloge est à 1
Quand le signal d’horloge est à 0, les deux sorties Q et /Q restent inchangées (mémorisation)

La figure suivante illustre le schéma de principe de la bascule D. les deux portes AND agissent
comme des portes d’activation.

Si le signal Clock est à 0 alors les sorties des deux portes AND sont à 0 et la bascule fonctionne
en mode mémorisation
Si le signal Clock est à 1 alors les sorties des portes AND dépendent de l’état du signal D
On peut noter aussi que la bascule D n’a pas d’état interdit

8|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

La bascule D optimisée
Une implémentation optimisée de la bascule D consiste à utiliser la boucle mémoire basée sur
deux inverseurs et d’ajouter quelques transistors permettant de modifier la valeur de la donnée à
stocker.
Un transistor NMOS permettant d’injecter la nouvelle donnée dans la boucle de mémorisation.
Un transistor PMOS permettant d’assurer le retour de la boucle ou de le supprimer quand la
nouvelle donnée est injectée dans la boucle.

9|P a ge
Année Universitaire 2023-2024
ÉCOLE NATIONALE DES SCIENCES APPLIQUEES
UNIVERSITE IBN TOFAIL, KENITRA

Cycle d’ingénieurs: Génie Electrique (S9 : Option Systèmes Embarqués)


Module : Conception et fabrication des microsystèmes

Conception la bascule D optimisée

La figure ci-dessus illustre la simulation de la bascule D.

On remarque que quand:

 Clk = D = 1: la sortie Q est égale 1 (Q=D)


 Clk =1 et D = 0: la sortie Q est égale 0 (Q=D)
 Clk =0 et D = 1: la sortie Q est égale 1 (Mémorisation)
 Clk =0 et D = X: Mémorisation

10 | P a g e
Année Universitaire 2023-2024

Vous aimerez peut-être aussi