Vous êtes sur la page 1sur 2

Mme Batat.

F Option : Automatique Discipline : Génie Électrique


TP 3 : Etude et réalisation de fonctions logiques combinatoires usuelles :
les circuits d’aiguillage (MUX, DMUX)
Matière : Nom et prénom : Date :
Logique combinatoire et séquentielle …………………………………. ……………..

1 Objectifs de TP :
Les circuits combinatoires peuvent servir à transmettre ou recevoir des informations sur une ligne
unique de transmission (une ligne série), ce qui nécessite de transformer un nombre écrit sous forme
parallèle en une suite de bits mis en série et vice-versa. C’est le rôle des circuits
Multiplexeur/démultiplexeur. Voici par exemple une transformation série/parallèle suivie d’une
transformation parallèle/série

L'objectif consiste à :
• Transférer une information, parmi plusieurs informations à l'entrée, vers la sortie unique à l'aide
d'un multiplexeur.
• Transférer une information à l'entrée unique sur une sortie, parmi plusieurs sorties, à l'aide d'un
démultiplexeur.

2 Manipulation :

2.1 Multiplexeur 4 lignes à 1 ligne (𝟒 ÷ 𝟏 ligne) :

Soit un multiplexeur à 4 entrées de données D3, D2, D1, D0 dont la sortie est Y. En désignant les entrées de
sélection par A0 et A1, on considère que l'entrée D0 est sélectionnée par la combinaison A1A0 = 00 et D3 par
A1A0 = 11. Le fonctionnement de ce multiplexeur est décrit par la table de vérité suivante (figure1) :

Sélection Données SORTIE


𝐴1 𝐴2 𝐷1 𝐷2 𝐷3 𝐷4 𝑌
0 0 X X X
0 1 X X X
1 0 X X X
1 1 X X X
figure 1

a) Compléter la table de vérité ci-dessus (figure 1) puis déterminer l'expression de la sortie Y en


fonctions des entrées D3 , D2 , D1, D0 , A1, A0.
b) Représenter le logigramme du multiplexeur(1÷4 lignes), réaliser le circuit correspondant puis vérifier
son fonctionnement conformément à la table de vérité. Conclusion?

2.2 Démultiplexeur (𝟒 ÷ 𝟏 lignes ) :


Soit un démultiplexeur à 1 entrée de donnée D et 4 sorties Y3, Y2, Y1,Y0. On désigne les entrées de sélection
par A0, A1 et on considère que le transfert de D en Y0 est conditionné par A1A0=00 et que le transfert de D en

1
Y3 est conditionné par A1A0=11. Le fonctionnement de ce démultiplexeur est décrit par la table de vérité
suivante (figure 2) :

Données Sélection SORTIE


𝑌 𝐴1 𝐴2 𝐷1 𝐷2 𝐷3 𝐷4
0 0
0 1
1 0
1 1
X X
figure 1

a) Compléter la table de vérité ci-dessus (figure2) , ensuite déterminer les expressions respectives des
sorties Y3, Y2, Y1, Y0 en fonction des entrées A1, A0, D.
b) Représenter le logigramme du démultiplexeur (1÷4 lignes), réaliser le circuit correspondant puis
vérifier la table de vérité. Conclusion?

Vous aimerez peut-être aussi