Vous êtes sur la page 1sur 3

Université de Boumerdes/Département d’ingénierie des systèmes électriques

2ème année Electronique


TP Logique Combinatoire et Séquentielle LCS O.Bouchelagheme

Objectifs du TP
Dans ce TP, vous allez apprendre à réaliser un additionneur à partir de portes AND et
XOR.

I. Additionneur

Le principe de base consiste à additionner des nombres.

A. Etude d’un demi-additionneur logique

Un demi-additionneur est un circuit logique à deux entrées et deux sorties. Les deux
entrées A et B sont les deux bits à additionner. Les deux sorties sont la somme S et la
retenue de sortie R de poids directement supérieur.

1. Etablir la table de vérité de ce circuit.

2. Déterminer les expressions de la somme S et de la retenue R.


3. Etablir le logigramme qui permet de faire l’addition de deux nombres. Indiquer les
noms des portes utilisées.
4. Réaliser ce circuit et vérifier son fonctionnement. Utiliser des portes logiques de base
AND, OR, NOT et XOR.

B. Additionneur complet

Afin de prendre en compte la retenue des bits de poids inférieur, un circuit


additionneur doit donc comporter trois entrées A, B et R0 et deux sorties S et R1.

1. Dresser la table de vérité de cet additionneur et donner les expressions logiques


de S et R1.

1
2. Construire l’additionneur complet à partir de deux demi-additionneurs et réaliser le
montage.

II. Additionneur en circuit intégré 74283

Le circuit 74283 est un additionneur à 4 bits. Il réalise la somme des nombres A (A3
A2 A1 A0) et B (B3 B2 B1 B0).

1. Compléter le tableau suivant

2. Réaliser le montage suivant et tester son fonctionnement en vérifiant les


résultats obtenus dans le tableau

2
3

Vous aimerez peut-être aussi