Vous êtes sur la page 1sur 3

Département d’Electrotechnique Logique combinatoire et séquentielle

L2 ELT
Année 2022/2023

Série 3 : Circuits combinatoires

Exercice 01
On se propose de réaliser un codeur du système octal vers le code BCD 8421.
1. Donner la table de vérité.
2. En déduire les fonctions logiques de chaque poids.
3. Donner le logigramme du circuit.
Exercice 02
Etudier et réaliser un décodeur du code BCD 6311 vers le système décimal.
Exercice 03
Concevoir un transcodeur binaire réfléchi (GRAY) vers XS3.
1. Etablir la table de vérité d’un tel système.
2. Donner le schéma simplifié d’un tel système.
Exercice 04
Soit la fonction suivante :

1. Donner sa table de vérité ?


2. Simplifier F.
3. Réalisez cette fonction avec :
• Un minimum de portes logiques.
• Un décodeur 3 à 8 et d’un minimum portes logiques.
• Un DEMUX 1 à 8 et d’un minimum portes logiques.
Exercice 05
Le circuit suivant est un pilote/décodeur 7 segments destiné à être utilisé avec un affichage
LED à 7 segments. L’entrée A correspond au bit le plus significatif. Les sorties commandent
l’allumage des segments d’un afficheur constitué de diodes a, b, c, d, e, f, g (figure (1)), avec
les règles suivantes :
➢ Mettre l’entrée C du décodeur à 1, les sorties (segments) b, c, f et g sont allumés (à 1), les
règles sont indiquées sur la figure (2).
Département d’Electrotechnique Logique combinatoire et séquentielle
L2 ELT
Année 2022/2023

1. Dresser la table de vérité de ce circuit pour les valeurs d’entrée allant de 0 à 9.


2. Déterminer les fonctions simplifiées de a à g avec la table de Karnaugh.
3. Donner le schéma permettant de réaliser la fonction e, le plus simplement possible avec
des portes NAND à deux entrées.
Exercice 06
Le multiplexeur peut être utilisé comme générateur des fonctions logiques. On a pour signal
de sortie :

Avec :
D0, D1, D2,…, D7 : entrées du multiplexeur,
A, B, C : ligne d’adresse du multiplexeur.
- Réaliser à l’aide de multiplexeur à 8 entrées la fonction logique S.
- Réaliser à l’aide de multiplexeur à 4 entrées la fonction logique S.
- Réaliser à l’aide de multiplexeur à 2 entrées la fonction logique S.
Exercice 07
Soient deux nombres A=a1a0 et B=b1b0 exprimés en binaires. On désir réaliser un
comparateur des nombres A et B donnant les fonctions S0, S1 et S2 tels que :
S0=1 si A=B , S1=1 si A>B , S2=1 si A<B
1. Etablir la table de vérité d’un tel système.
2. Donner les expressions simplifiées de S0, S1 et S2.
Département d’Electrotechnique Logique combinatoire et séquentielle
L2 ELT
Année 2022/2023
3. Etablir le logigramme donnant S1 et S2 à l’aide de portes NAND à 3 entrées.
Exercice 08
On veut concevoir un circuit combinatoire qui permet, grâce à une commande externe C,
d’effecteur l’addition ou la soustraction complète de deux nombres A et B telle que :
Si C=0 alors F=A+B
Si C=1 alors F=A-B

R correspond à la retenue de l’opération effectuée.


Si on considère que A et B sont des nombres de deux bits chacun :
1- Donner la table de vérité des fonctions F et R.
2- Etablir les équations des sorties F et R.
3- Réaliser la fonction F en utilisant des multiplexeurs 4 1.

Vous aimerez peut-être aussi