Académique Documents
Professionnel Documents
Culture Documents
(ENET’COM)
Année universitaire 2020/2021
Exercice 1
On se propose d’étudier le fonctionnement d’un convertisseur analogique numérique double
rampe. Le schéma de principe est représenté sur la figure ci-dessous.
b- Déterminez l’expression de VS(t). Représentez l’allure de VS(t) et VC(t) pour 0 < t <
T1. Donnez l’expression de VS(T1).
2 – Après avoir mémorisé la valeur du compteur, la logique de commande bascule le
commutateur en position 2 et remet le compteur à zéro. Déterminez l’expression de V S(t) pour
t > T1. Représentez l’allure de VS(t) et VC(t) pour t > T1.
3 – Lorsque la logique de commande détecte VC = 0, elle bloque alors le compteur et récupère
sa valeur N. Exprimez la tension VS en fonction de N.
4 – Montrez que N s’exprime alors en fonction de E ref, V, fe et T1. Application numérique : si
V = 2 volts, que valent N?
5 – Quel est le temps de conversion de ce convertisseur ?
3
6 – Déduisez la période minimale du signal impulsionnel de début de conversion (RAZ), dans
le cas d’une conversion répétitive (durée minimale entre deux conversions successives).
7 – Si la tension à convertir était négative, quelle(s) modification(s) faudrait-il apporter ?
Exercice 2
Soit le convertisseur Analogique – Numérique CAN à approximations successives suivant :
La logique de contrôle essaie successivement tous les bits de N, en commençant par le poids
le plus fort. Le CNA convertit chaque nombre N en une tension analogique V, qui est
comparée à l’entrée analogique A.
1. Sachant que si A>V l’indicateur X vaut '1' (sinon il vaut '0') ; pour n = 3 (4 bits), établir le
diagramme de tous les mots binaires possibles pour N.
2. Le quantum est q = 0,5V. Quel est l’intervalle de valeurs d’entrée susceptibles d’être
converties par le CAN ?
3. La tension d’entrée à convertir vaut A = 2,25V.
a- Le premier bit à être testé est a3. Calculer la tension V correspondante.
b- Établir par approximations successives la réponse du CAN.
c- Pour un signal d’horloge de période T, donner le temps de conversion de ce
convertisseur.
Exercice 2
Pour réaliser un convertisseur "flash" de 3 bits, nous considérons l'architecture ci-dessous
utilisant 7 comparateurs et un transcodeur. On pose q=1V.
3
Figure 9. Schéma de principe d’un convertisseur flash à 3 bits
1. Compléter la table de vérité ci-dessous.