Vous êtes sur la page 1sur 5

Université de Mostaganem 3éme année licence ELN

Faculté des Sciences et de la Technologie TP n° 1 Systèmes à Microprocesseurs


Département de Génie Electrique (SAM)

Date : …………………………………………………….
Sous Groupe : ……………………………………………

Objectifs du TP :
- Étude du circuit 74194 : registre à décalage bidirectionnel.
- Etude d’un compteur (7493).

Nom & prénom Note Observation

1
I. Étude du circuit 74194

Charger le fichier « ~\SAM_L3\tp1a_l3 » (figure B), ouvrir l’analyseur logique s’il n’est pas
encore ouvert, puis appuyer sur le bouton « BRUST » du Word Generator pour lancer la simulation
vous permettant de tracer les chronogrammes des sorties du registre.
Remarques :

 N’oubliez pas d’effacer l’analyseur logique par le bouton « RESET » ;


 Pour l’analyseur, garder la base de temps « Clocks per Division » = 4 ;
 Pour le « Word Generator » : l’horloge est choisie = 4 Hz et la valeur finale = 2F et la table
des entrées est pré chargée par une séquence de test ;
 Le schéma bloc du circuit 74194 est donné dans la figure A ;

Figure A : schéma bloc du circuit 74194 Figure B : schéma du circuit de travail

2
1) Compléter les chronogrammes des sorties QA à QD du registre :

2) Compléter la table de vérité traduisant le fonctionnement du registre à partir des


chronogrammes tracés précédemment

Mode
Clock Clear Fonctionnement
S1 S0
↑ 0 0 1

↑ 0 1 1

↑ 1 0 1

↑ 1 1 1

x x x 0

3
II. Etude d’un compteur (7493)

Charger le fichier «~\SAM_L3\tp1b_l3 », ouvrir l’analyseur logique s’il n’est pas encore ouvert,
puis appuyer sur le bouton « BRUST » du Word Generator pour lancer la simulation vous
permettant de tracer les chronogrammes des sorties du compteur (garder R01=R02=0).
Remarques :
 N’oubliez pas d’effacer, à chaque fois, l’analyseur logique par le bouton « RESET » ;
 Pour l’analyseur, garder la base de temps « Clocks per Division » = 8 ;
 Pour le « Word Generator » : l’horloge est choisie = 1 Hz et la valeur finale = F par contre
la table des entrées est vide ;
 CKA, CKB : sont des entrées horloge (CLOCK) ;
 NC : « No Connected ».

Etudier les cas suivants (à l’aide des commutateurs H et Space) :

1) L’entrée CKA reçoit le signal d’horloge H et l’entrée CKB reçoit le signal de sortie QA ;
2) L’entrée CKA reçoit le signal d’horloge H et l’entrée CKB est non reliée ;
3) L’entrée CKB reçoit le signal d’horloge H et l’entrée CKA est non reliée ;

Séquences délivrées par le compteur


(Séquence des nombres affichés) :

Cas 1 :……………………………………...
………………………………………………
Cas 2 :……………………………………….
………………………………………………
Cas 3 :……………………………………….
……..………………………………………..

Quel est le rôle des entrées R01 et R02 :


…………………………………………………………………………………………………………
…………………………………………………………………………………………………………
…………………………………………………………………………………………………………

4
Chronogramme Cas 1 : (CKA = H, CKB = QA)

Chronogramme Cas 2 : (CKA = H, CKB Libre)

Chronogramme Cas 3 : (CKA Libre, CKB = H)

Dessiner le schéma bloc du compteur 7493 :

Vous aimerez peut-être aussi