Vous êtes sur la page 1sur 20

‫المدرسة العليا المتعددة التقنيات‬

Ecole Supérieure Polytechnique

Caractéristiques des portes


logiques
Laboratoire Electronique

Manuel de travaux pratiques

V1.0 – 24 février 2023


Caractéristiques des portes logiques

Caractéristiques des Portes logiques

1. Objectif du TP :
Le but de ce TP est de Comprendre comment construire des circuits de logique
combinatoire en utilisant des portes NOR, des portes NAND et de Comprendre la construction
et les principes opérationnels des comparateurs numériques.

2. Matériel Utilisé :
Liste du matériel utilisé :

1 Pupitre de logique numérique KL-31001


1 Module KL-32002 (block a)
1Module KL-32002 (black b)
1Module KL-33002
Câbles

3. Rappel théorique :
a) circuits de logiques combinatoires avec portes NOR

Le symbole d'une porte NOR est représenté par la figure a-1. L'expression booléenne
̅̅̅̅̅̅̅̅
pour une porte NOR est F=𝑨 ̅̅̅̅̅̅̅̅
+ 𝑩; d'après le théorème de de Morgan, F=𝑨 + 𝑩=𝑨 ̅×𝑩
̅.

Quand A=B, F=𝑨 ̅̅̅̅̅̅̅̅


+ 𝑩=𝑨 ̅̅̅̅̅̅̅̅
+ 𝑨 =𝑨 ̅̅̅̅̅̅̅̅
̅ , Quand B=O, F=𝑨 + 𝟎=𝑨 ̅ C'est pourquoi une porte NOR
peut être utilisée pour réaliser des portes NOT, OR, AND, NAND, et XOR. Nous allons
essayer dans ce T.P de construire diverses portes logiques en connectant des portes NOR
de différentes manières.

Fig. a -1: Symbole d'une porte NOR

b) circuits de logiques combinatoires avec portes NAND

1
Caractéristiques des portes logiques

Le symbole d'une porte NAND est représenté par la figure b –2 .L'expression booléenne pour
̅̅̅̅̅̅̅̅
une porte NAND est F=𝐴 ̅̅̅̅̅̅
x 𝐵 ; d'après le théorème de de Morgan, F=𝐴x 𝐵 =𝐴̅+𝐵̅.
̅̅̅̅̅̅ Quand B=1, F=𝐴
Quand A=B, F=𝐴x𝐵 ̅̅̅̅̅̅ ̅̅̅̅̅̅
xB=Ax 1=𝐴̅. Comme les portes NOR, les portes NAND
permettent de réaliser à peu près toutes les portes logiques de base. Nous allons essayer, dans
ce T.P de construire diverses portes logiques en connectant des portes NAND de différentes
manières.

Fig. b –2: Symbole d'une porte NAND

1. Essayer de construire quelques portes logiques fondamental es à partir de portes NAND


CMOS.

2. Une porte NAND se comporte comme une porte NOT si une de ses deux entrées est
connectée à
« 1 ». Que se passe-t-il si une entrée est connectée à « 0 » ?

c) circuits comparateurs

Il faut au moins deux valeurs pour pouvoir réaliser une comparaison. La forme la plus simple de
comparateur possède deux entrées. Si on appelle A et 8 les deux entrées, il y a trois sorties
possibles : A>B ; A=B ; A<B. La figure c-1 montre la schématique (a) et le symbole (b) d'un
comparateur simple.

2
Caractéristiques des portes logiques

Fig. c - 1 : Comparateur simple

Le comparateur représenté sur la figure c-1 est un comparateur 1-bit. Dans les applications
courantes, on utilise le plus souvent des comparateurs 4-bit. Les circuits intégrés de
comparateurs 4-bit, qui déterminent entre les nombres A et B. le plus grand, comporte un
TTL 7485 et un CMOS 4063. Le TTL 74689 est un circuit intégré qui permet seulement de
déterminer si les entrées sont égales.

Dans un comparateur 4-bit, chaque bit représente respectivement 2^0, 2^1, 2^2, 2^3.
Les comparaisons commencent au bit le plus haut (2^3), si l'entrée A est plus grande que
l'entrée B au bit 2^3, la sortie « A>B » va être à l'état haut.

Si au bit 2^3, les entrées A et 8 sont égales, la comparaison va se poursuivre au plus haut
bit suivant (2^2). S’il n'y a toujours pas de résultat à ce bit, l'opération est répétée encore
au bit suivant. Au bit le plus bas (2^0), si les entrées sont encore égales alors la sortie « A=B
» va passer à l'état haut.

3
Caractéristiques des portes logiques

(a) : Mise en cascade de comparateurs

(b): Symbole d'un comparateur 4-bit


Fig. c- 2: Comparateur 4-bit

4
Caractéristiques des portes logiques

4. Manipulation

a) circuits à portes NOR


1. On va utiliser la porte U1a (black a) pour construire une porte NOT. Connecter la
borne +5V du module (en haut à droite) à la sortie +5V de l'alimentation fixe (Fixed
Power). Relier les masses du module et de l'alimentation.

2. Relier les entrées A et B aux sorties TTL des commutateurs SWO et SW1 (Data
Switches) et la sortie F1 à l'indicateur logique L1 (Logic lndicator). Mettre SWO à «O»,
observer l'état de F1 pour SW1=O et SW1=1.

SW1 F2

0
1

Est-ce que le circuit se comporte comme une porte NOT (comme sur la figure a - 1) ?

Fig. a - 1 : Porte NOR utilisée comme porte NOT


3. Insérer une broche de connexion entre A et B (cf. Fig.a-2). Connecter l'entrée A à la sortie
TIL du commutateur SWO et la sortie F1 à l'indicateur logique L1. Quel est l'état de F1
quand SWO=O et SW0=1 ?

SW0 F1

0
1

5
Caractéristiques des portes logiques

F i g .a-2
Est-ce que le circuit se comporte comme une porte NOT ?
4. Utiliser U1a et U1c pour construire un buffer comme indiqué sur la figure 2-2 (c). Insérer les
broches de connexion entre A-B, A1-B1, et F1-A1. Connecter l'entrée A à la sortie TIL du
commutateur SWO et la sortie F3 à l'indicateur logique L1. Quel est l'état de F3 quand SWO=O
et SW0=1 ?

Fig. a-2: Porte NOR utilisée comme Buffer


Le circuit se comporte-t-il comme un Buffer ?

5. Utiliser U1a et U1c pour construire une porte OR comme indiqué sur la figure a-3. Insérer les
broches de connexion entre A1-B1, et F1-A1. Connecter l'entrée A à la sortie TIL du
commutateur SWO, l'entrée B au commutateur SW1, et la sortie F3 à l'indicateur logique L1.
Réaliser la séquence d'entrée indiquée par le tableau 1 et relever F3.

A
B

Fig. a- 3: Porte NOR utilisée comme porte OR

6
Caractéristiques des portes logiques

Tableau 1

6. Insérer les broches de connexion comme indiqué sur la figure a-4. Le circuit réalisé est celui
d'une porte AND. Connecter A à SWO (TTL), D à SW1 (TTL), F1 à A 1, F2 à 81, F3 à L1. Réaliser
la séquence d'entrée indiquée par le tableau 2 et relever F3.

Fig. a-4

Tableau 2
SIMULATIONS D'ERREURS

1. On réalise un buffer avec U1a et U1c et la sortie reste à l'état haut. Essayer de repérer
toutes les erreurs possibles.
2. On réalise un buffer avec U1a et U1c et la sortie reste à l'état bas. Essayer de repérer
toutes les erreurs possibles.
3. On réalise une porte AND avec U1a, U1b et U1c ; et seule l'entrée A agit sur l'état de
la sortie F. Quelles peuvent être les erreurs ?

7
Caractéristiques des portes logiques

b) circuits à portes NAND


1. Insérer les broches de connexion comme indiqué sur la figure b-1. On va utiliser la porte
U2c (black b) pour construire la porte NOT représentée sur la partie gauche de la figure b-2.
Connecter la borne +5V du module (en haut à droite) à la sortie +5V de l'alimentation fixe
(Fixed Power). Relier les masses du module et de l'alimentation.

Fig.b-1

Fig. b-2 : Portes NAND utilisées comme porte NOT

2. Relier l'entrée A à la sortie TTL du commutateur SW1 (Data Switch) et la sortie F2 à


l'indicateur logique L1 (Logic lndicator).Observer l'état de F2 pour SW1=O et SW1=1.

SW1 F2

0
1

8
Caractéristiques des portes logiques

Est-ce que le circuit se comporte comme une porte NOT ?

3. Enlever la broche de connexion entre A et A1 et connecter A1 à la sortie TTL de SWO.


Mettre SWO à « 1 » pour réaliser la porte NOT représentée sur la partie droite de la figure
2-5 (b). Les autres branchements restent les mêmes. Observer l'état de F2 pour SW1=0 et
SW1=1.

SW1 F2

0
1

2. Relier l'entrée A à la sortie TTL du commutateur SW1 (Data Switch) et la sortie F2 à


l'indicateur logique L1 (Logic lndicator).Observer l'état de F2 pour SW1=O et SW1=1.

SW1 F2

0
1

Est-ce que le circuit se comporte comme une porte NOT ?

4. Enlever la broche de connexion entre A et A1 et connecter A1 à la sortie TTL de SWO.


Mettre SWO à « 1 » pour réaliser la porte NOT représentée sur la partie droite de la figure
2-5 (b). Les autres branchements restent les mêmes. Observer l'état de F2 pour SW1=0 et
SW1=1.

SW1 F2

0
1

Est-ce que le circuit se comporte comme une porte NOT ?

5. Enlever les broches de connexion et les mettre comme indiqué sur la figure b-3(a) pour
réaliser la porte AND représentée sur la figure b-3 (b). Connecter A à la sortie TTL de SW1,

9
Caractéristiques des portes logiques

A 1 à la sortie TTL de SW2 et F4 à l'indicateur logique L1. Réaliser la séquence d'entrée


indiquée sur le tableau 1 et relever F4.

Fig. b-3(a)

Fig.b-3 (b) : Porte AND réalisée à partir de portes NAND

SW2(D) SW1(A) F4

0 0
0 1
1 0
1 1

Tableau 1

Le circuit se comporte-t-il comme une porte AND (F=AxB) ?

6. Insérer les broches de connexion comme indiqué par la figure b-4 (a) pour réaliser le
circuit de la figure b-4 (b). Connecter A à SW1, D à SW2, et F4 à L1. Réaliser la séquence
d'entrée du tableau 2 et relever F4.

10
Caractéristiques des portes logiques

Fig. b -4 (a)

Fig. b- 4(b) : Porte OR réalisée à partir de portes NAND

SW2(D) SW1(A) F4

0 0
0 1
1 0
1 1

Tableau 2

Le circuit se comporte-t-il comme une porte OR (F=A+B) ?

SIMULATIONS D'ERREURS

11
Caractéristiques des portes logiques

1. On réalise une porte NOT avec U2b et la sortie F2 reste à l'état bas. Quelles peuvent être
les erreurs?
2. On réalise une porte NOT avec U2b, U2c et U2d ; la sortie reste à l'état haut. Quelles
peuvent être les erreurs?

c) circuits de comparateur
(a)Comparateur réalisé avec des portes logiques simples (block c)

1. Connecter la borne +5V du module à la sortie +5V de l'alimentation fixe (Fixed Power).
Relier les masses du module et de l'alimentation. Insérer les broches de connexion comme
indiqué sur la figure C-1(a). On utilise U3a, U3b, U3c, U4a, U4b, U4c, et US pour réaliser le
circuit de comparateur 1-bit de la figure C-1 (b).

Fig.C- 1: Comparateur 1-bit

12
Caractéristiques des portes logiques

2. Les entrées sont déclenchées par une tension à l'état haut. Connecter les entrées A et B
aux sorties TTL des commutateurs (Data Switches) SW1 et SW2. Les sorties sont
déclenchées par une tension à l'état bas. Connecter les sorties F1, F2, FS respectivement
aux indicateurs logiques (Logic indicator) L1, L2, L3.

3. Réaliser les séquences d'entrée du tableau 1 pour A et B. Relever l'état des sorties F1, F2, FS.

SW2 B) SW1 A F1 F2 F5
0 0 A=B
0 1 A>B
1 0 A<B
1 1 A=B

Tableau 1

(b)Comparateur réalisé par un circuit intégré TTL (block d)

1. Connecter la borne +5V du module à la sortie +5V de l'alimentation fixe (Fixed Power)
ainsi qu'à l'alimentation (common x 1 et x 10) des commutateurs rotatifs (Thumbwheel
Switches). Relier les masses du module et de l'alimentation.

2. Dans cette partie, on utilise U6, représenté sur la figure c-2, qui est un circuit intégré
de comparateur 4-bit 748S.Le brochage et la table de vérité sont donnés ci-après.

13
Caractéristiques des portes logiques

F i g. C- 2

3. Connecter les entrées du circuit intégré (« IN ») aux sorties TTL des commutateurs
(Data Switches) : « A>B » à SW1, « A=B » à SW2 et « A<B » à SW3. Connecter les sorties
(« OUT ») aux indicateurs logiques (Logic indicators) : « A>B » à L1 ; « A=B » à L2 ;
«A<B » à L3.

4. Les entrées A et B sont réalisées à l'aide des commutateurs rotatifs : A est le chiffre
binaire des dizaines (x10) et B celui des unités (x1). Connecter les entrées A1-A4 du
circuit intégré 7485 respectivement aux sorties 1~8 (x10) des commutateurs rotatifs et
les entrées B1-B4 aux sorties 1~8 (x 1).

5. On considère A1-A4=As, B1-B4=Bs et on prend As=Bs sur les commutateurs rotatifs.


Suivre la séquence d'entrée du tableau 2 et relever l'état des sorties.

14
Caractéristiques des portes logiques

Tableau 2

6. Mettre SW3 à « 0 » ; SW2 à « 1 » ; SW1 à « O ». Observer et relever l'état des sorties


dans les conditions suivantes :

As>8s
As=8s
As<8s

7. Débrancher les entrées du circuit des commutateurs rotatifs et les connecter aux
commutateurs DIP (DIP Switches) :A1~A4 à DIP1.O-DIP1.3 et B1~B4 à DIP2.0-DIP 2.3.
Répéter l'étape 6. Les résultats sont-ils différents ?

SIMULATION D'ERREUR
1. Le circuit intégré 7485 est connecté aux commutateurs rotatifs mais les sorties sont
incorrectes pour Bs=2, 3, 6, 7. D'où vient le problème?
2. Même problème pour Bs=4, 5, 6, 7 pour le même circuit. Y a-t-il d'autres causes au
problème

QUESTIONS A CHOIX MULTIPLE

15
Caractéristiques des portes logiques

a)circuit a portes NOR


1-Quel est le symbole d’une porte NOR?

2-Quel est le symbole d’une porte NOT?

3-Des portes NOR peuvent-elles être utilisées comme :


a) amplificateur opérationnel
b) buffer
c) distributeur

4-Que vaut la sortie F de cette porte ?

5-Que vaut la sortie F de cette porte ?

6-Que vaut la sortie F de cette porte ?

7- la sortie F de cette porte peut être formulée par :

16
Caractéristiques des portes logiques

8-Quelle porte peut-on utiliser pour réaliser une porte NAND ?

b) circuit a portes NAND

1. La sortie F d'une porte NAND est égale :


a) A+B
b) AB
c) A+B

2. Quelle porte peut-on utiliser pour construire une porte NOT ?

3. Quelle porte est équivalente à :

4. Quelle porte est équivalente à :

17
Caractéristiques des portes logiques

5. Quelle porte peut-on utiliser pour construire une porte NOR ?

6. Quelle porte est un butter ?

7. Quelle porte est une porte NOT ?

c) circuit comparateurs

1. Combien d'entrée(s) possède un comparateur 1-bit ?


a) 2
b) 3
c) 1

2 . Quel est le maximum d'état(s) de sortie que peut avoir un comparateur 1-bit ?

a) 1
b) 2
c) 3

3. Quel est le maximum d'état(s) de sortie que peut avoir un comparateur 4-bit ?

a) 1

18
Caractéristiques des portes logiques

b) 2
c) 3

4 . Le circuit intégré 7485 est un comparateur :

a) 2-bit
b) 4-bit
c) 8-bit

5. Sous quelle condition un comparateur va-t-il avoir sa sortie à « = » ?

a) Les bits les plus hauts sont égaux


b) Les bits les plus bas sont égaux
c) Tous les bits sont égaux

19

Vous aimerez peut-être aussi