Académique Documents
Professionnel Documents
Culture Documents
Fig.1. a
Fig.1.b
Connecter (A2 =CL) et A1 au sortie TTL des commutateurs (DATA switch) SW0 et SW1. Connecter les
sorties F1,F3,F5,F7 aux L0 ,L1,L2 et L3 ; B1=CK au signale d’horloge (clock generator) et régler sa
fréquence au minium .
✓ En premier mettre A1 (SW1=1) et SW0=0 (pour remettre le circuit a zéro) puis remettre SW0=1
et observer les états de sortie.
✓ Apres mettre A1 (SW1=0) et SW0=0 (pour remettre le circuit à zéro) puis remettre SW0=1 et
observer les états de sortie.
Quand le circuit est -il en mode compteur ou décompteur ? compléter les graphes a une fréquence
d’horloge de 1kHZ
Ecole Nationale Polytechnique de Constantine
Département Electronique, Electrotechnique & Automatique
Travaux pratiques de SCS2 : Systèmes Combinatoires et Séquentiels
A partir du circuit intègre qui est montré dans la figure 2 avec sa table de vérité, réaliser un décompteur
synchrone modulo 16 qui a comme valeur initial ABCD=1001 (utiliser l’annexe 3) en connectent les
entrées D3-D6 au data switch Dip1.0 -Dip 1.3 ; C5 et C6 aux TTL SW 0 et SW1. Les sortie F1-F6 au
indicateurs L1-L6 et connecter également les sortie F1-F4 aux entrées A-D d’un afficheur numérique
(Digital display) ; sachant que F6= carry =retenue ; F5=BW=BORROW= acquisition).
A partir du circuit intègre qui est montrer dans la figure 3 et en utilisant l’annexe 4 réaliser un
compteur synchrone modulo 10 qui a comme valeur initial ABCD=1010 , compléter le tableau1