Vous êtes sur la page 1sur 4

LYCEE DE D EV O IR D E A.

S : 2016_2017
BIZERTE CO N TRO LE N °01 DATE : 25-10- 2016
SECTION : SCIENCES TECHNIQUES
EPREUVE : TECHNOLOGIE DURÉE : 2 heures COEFFICIENT : 3
Constitution du sujet :
- Un dossier technique : pages 1/4 - 2/4 - 3/4 et 4/4.
- Un dossier pédagogique électrique : pages 1/4 - 2/4 - 3/4 et 4/4.

Observation : Aucune documentation n’est autorisée. L’utilisation de la calculatrice n’est pas permise.

Exercice N°01
I-Etude d’une carte de commande
U8 Afficheur 1 U9 Afficheur 2
7 13 7 13
D0 1
A QA
12 U0 1
A QA
12
2
B QB
11 U1 2
B QB
11
6
C QC
10 U2 6
C QC
10
GND 4
D QD
9 U3 4
D QD
9
BI/RBO QE BI/RBO QE
5 15 5 15
RBI QF RBI QF
3 14 3 14
LT QG Vcc LT QG
Vcc
7448 7448
GND
Bloc 3 GND

Bloc 1 U1
Bloc 1 U1
Vcc
CTR DIV16
3

CLR C4 S3 S2 S1 S0
CT=0
?
?
?
?
?

LOAD

Vcc M1
M2 RCO U3 U4
ENT 3CT=15
10 9 10
G3 A0 A0 8
A1 S1
6 12
A0 Bloc 2
GP ENP A1 3
A2 S2
2 13
A1
G4 A2 A3 S3 A2
1

1 15 15
CLK A1 A3 A4 S4
9
A3
C5/2,3,4+ B0
11 11
A2 B0 7
B1
14
B1
A QA B1 4
B2
1
B2
1,5 D [1] A0
A3 B2 16
B3
2
B3
7
B QB B3 B4
3
A<B QA<B
6
U5
[2] A1 13 14 4
A=B QA=B
5 1
GND C QC C0 C4 A>B QA>B
3
[4]
74LS90 A2 Vcc 2
D QD 74LS83 74LS85
[8] A3
74LS161 U7
U2 GND 2 4
3
1A 1Y U0
1B
5 7
U2 6
2A 2Y U1
Vcc 11
2B
9
CTR DIV16
3

CLR
10
3A 3Y U2
CT=0 3B
14 12
LOAD
13
4A 4Y U3
Vcc M1 U6 4B
M2 RCO 10 9 1
ENT 3CT=15 A1 S1 A/B
8 6 15
G3 A2 S2 E
3 2
PP ENP
1
A3 S3
15
G4 A4 S4 74LS157
1

CLK
11 D0
C5/2,3,4+ Vcc 7
B1
B2
4
A QA 16
B3 GND
1,5 D [1] B0 B4
B QB 13 14
GND [2] B1 C0 C4
C QC
[4] B2 74LS83
D QD GND
[8] B3
GND
74LS161
Figure 1

Dossier technique Devoir de Contrôle 1 (Génie Electrique) 4ST5 Page 1/4


II-Document constructeur des circuits intégrés utilisés dans carte de commande :
1-Circuit intégré : 74LS157 : Le fonctionnement de circuit intégré 74LS157 est décrit par la table de
vérité suivante. Symbole

E A/B 1Y 2Y 3Y 4Y
1 X 0 0 0 0
0 0 1A 2A 3A 4A
0 1 1B 2B 3B 4B

2-Circuit intégré : 74LS83 : Symbole


:

A4 A3A2A1 : Les bits de l’opérande A


B4 B3B2B1 : Les bits de l’opérande B
S4 S3S2S1 : Les bits de la somme
C0 : La retenue à l’entrée
C4 : La retenue à la sortie

3-Circuit intégré : 74LS85 :

Symbole

Table de fonctionnement du comparateur 74LS85

Dossier technique Devoir de Contrôle 1 (Génie Electrique) 4ST5 Page 2/4


4-Circuit intégré 74LS153 :
Double multiplexeur 4 vers 1
• 74153 : 2 multiplexeurs 4 vers 1 • Table de fonctionnement du CI 74153

E B A Sorties

1 X X 1Y=0, 2Y=0
0 0 0 1Y=1X0, 2Y=2X0
0 0 1 1Y=1X1, 2Y=2X1
0 1 0 1Y=1X2, 2Y=2X2
0 1 1 1Y=1X3, 2Y=2X3

X : état indifférent
 1E, 2E: Entrées de validation.
A et B : entrées de sélection

Exercice N°02 : Calculateur numérique


Deux postes de remplissage identiques sont installés dans un atelier.
X : nombre de paquets produits par le premier poste.
Y : nombre de paquets produits par le deuxième poste.
Afin de gérer et synchroniser la production de deux postes, on installe un calculateur numérique à base
d’unité arithmétique et logique. Une partie de ce calculateur est décrite par le schéma blocs suivant.
Pour simplifier l’étude les nombres X et Y s’écrivent sur 4 bits seulement.

X Y

4bits 4bits

Q(X=Y)
Comparer Xet Y ADDITIONNEUR
SOUSTRACTEUR
Bloc A F
F= X+Y si X=Y 4bits

Figure 2 F = X-Y si X≠Y

Bloc B
Les blocs A et B sont réalisés à base d’une unité arithmétique et logique sous forme d’un circuit intégré
74LS381dont la table de fonctionnement est la suivante.

S2 S1 S0 CN F 74LS381
0 0 0 x 0000 A0
0 0 1 1 B-A A1 F0
0 0 1 0 B-A-1 A2
0 1 0 1 A-B A3 F1
0 1 0 0 A-B-1
0 1 1 1 A+B+1 B0 F2
0 1 1 0 A+B B1
B2 F3
1 0 0 x A OU B B3
1 0 1 x A XOR B S2 S1 S 0 CN
1 1 0 x A ET B
1 1 1 x 1111
Dossier technique Devoir de Contrôle 1 (Génie Electrique) 4ST5 Page 3/4
Documents constructeur des circuits de comptage asynchrones
1-Circuit intégré : 74LS90 : 2-Circuit intégré : 74LS93 :
Compteur BCD asynchrone 4 bits Compteur binaire asynchrone
7493 4 bits
R0(1) 2  CTR R0(1) 12  CTR
R0(2) 3 CT=0 R0(2) 13 CT=0
R0(1) 2  CTR R0(1) 12 
6 1 3 CT=0 13
R9(1)  R9(1)  R0(2) R0(2)
R9(2) 7 Z3 R9(2) 3 Z3

14 DIV 2 12 QA 10
CKA 14 DIV 2 12 QA CKA 10 DIV 2 9
QA
CKA + CKA +
3CT=1 3CT=1 DIV 8 0 9 QB
DIV 5 9 QB DIV 5 5 QB
0 0 1 8 11
1 11 CKB + CT QC CKB +
CKB CKB 11
CT 8
QC CT 4
QC
2 QD
3CT=4 3CT=4
11 8
2 QD 2 QD Boîtier DIL 14 Bo
VCC 5 – GND 10 VC
Boîtier DIL 16 Boîtier DIL 16
VCC 5 – GND 10 VCC 16 – GND 8
Le Schéma interne du compteur 7493 est comme suit
Le Schéma interne du compteur 7490 est comme suit QA QB QC QD
QA QB QC QD 12 9 8 11

12 9 8 11
J J J J
Q Q Q Q
14 CKA
Preset Preset Clock Clock Clock Clock
J J J S
Q Q Q Q K K K K
14 CKA Clear Clear Clear Clear
Clock Clock Clock Clock
2 R0(1)
K K K R Q
Clear Clear Clear Clear 3 R0(2)
CKB
1

6 R9(1)
N.B Les entrées J et K sont à l’état logique 1 une
7 R9(2)
fois que le circuit est alimenté
Tableau de fonctionnement :
2 R0(1) ENTREES SORTIES
3 R0(2) R0(1) R0(2) QD QC QB QA
7 CKB

1 1 1 0 0 0 0
0 X compte
N.B Les entrées J et K sont à l’état logique 1 une
fois que le circuit est alimenté X 0 compte

X : état indifférent (0 ou 1)
Tables de fonctionnement du compteur 7490
3-Circuit intégré : 74LS490 :
Pour Comptage BCD, relier la Pour Comptage biquinaire (5-2)
sortie QA à l’entrée CKB Relier la sortie QD à l’entrée CKA Doubles compteur BCD asynchrone 4 bits
74490 74490
Nbres Sorties Nbres Sorties
d’impulsions d’impulsions
CTR DIV10
QD QC QB QA QA QD QC QB
1CLR (2) 0 (3) 1QA
0 0 0 0 0 0 0 0 0 0 CT=0
1SET9 (4) (5) 1QB
1 0 0 0 1 1 0 0 0 1 CT=9 CT
(6) 1QC
2 0 0 1 0 2 0 0 1 0
1CLK (1) (7) 1QD
3 0 0 1 1 3 0 0 1 1 + 3

4 0 1 0 0 4 0 1 0 0
5 0 1 0 1 5 1 0 0 0 2CLR (14) (13) 2QA
6 0 1 1 0 6 1 0 0 1 (11) 2QB
2SET9 (12)
7 0 1 1 1 7 1 0 1 0 (10) 2QC
8 1 0 0 0 8 1 0 1 1 2CLK (15) (9) 2QD
9 1 0 0 1 9 1 1 0 0

Entrées Sorties
CLR SET-TO9 QD QC QB QA
1 0 0 0 0 0
0 1 1 0 0 1
0 0 Compte

Dossier technique Devoir de Contrôle 1 (Génie Electrique) 4ST5 Page 4/4

Vous aimerez peut-être aussi