Vous êtes sur la page 1sur 4

Technologie des circuits numériques

1. Caractéristique idéale
Exemple : Porte NON alimentée en 5V
VS (V)

‘1’ 5
Le niveau logique ‘0’ en entrée est défini pour une E S

tension comprise entre 0 et 2,5V et le niveau logique VE VS


‘1’ est défini pour une tension de 2,5V à 5V.
La sortie sera égale soit à 5V, soit à 0V.
‘0’ 0 VE (V)
0 2,5 5
2. Les tensions
‘0’ ‘1’
2.1 Tensions d’entrée
VE
Si la tension appliquée sur l’entrée est comprise
- entre 5 et VIH l’état logique considéré sera ‘1’, 5
- entre 0 et VIL l’état logique considéré sera ‘0’, Niveau ‘1’
- entre VIL et VIH l’état logique considéré sera indéfini. VIH
?
V : Voltage I : Input L : Low H : High VIL
VIH : tension minimale d’entrée pour l’état haut Niveau ‘0’
VIL : tension maximale d’entrée pour l’état bas 0

2.2 Tensions de sortie VS

Si le niveau logique de sortie est ‘1’, la tenson est comprise 5


entre 5 et VOH . Niveau ‘1’
Si le niveau logique de sortie est ‘0’, la tension est comprise VOH
entre 0 et VOL
O : Output VOL
VOH : tension minimale de sortie pour l’état haut Niveau ‘0’
VOL : tension maximale de sortie pour l’état bas 0

2.3 Compatibilité en tension


Avant d’associer des circuits numériques de technologies
Technologie

Technologie

différentes, il faut s’assurer de leur compatibilité en tension.


1

C’est à dire, s’assurer que le niveau logique délivré par une VS1 VE2
sortie sera bien compris par l’entrée à laquelle elle est
connectée.

VS1 VE2 VS1 VE2 VS1 VE2

5 5 5 5 5 5
1 1 1 1 1
VIH VIH V0H VIH
1 V0H
V0H
? ?
VIL
V0L ? VIL VIL
V0L 0 0 V0L 0
0 0 0 0 0 0
0 0 0

Il y a incompatibilité Il y a incompatibilité La sortie et l’entrée sont


en tension à l’état haut en tension à l’état bas compatibles en tension.

Technologie des circuits numériques par Christophe BERRIET Page 1 sur 4


2.4 Tensions d’alimentation
 La tension d'alimentation est repérée Vcc en TTL et Vdd en CMOS.
 La masse est repérée GND (ground) en TTL et Vss en CMOS.

3 Les intensités
3.1 Intensités d’entrée
On définit les intensités consommées par une entrée :
- IIL : Intensity Input Low : Intensité d’entrée maximale à l’état bas
- IIH : Intensity Input High : Intensité d’entrée maximale à l’état haut
Lorsque les courants d’entrée sont très faibles, on trouve alors dans la documentation constructeur
le paramètre Iin ou Iq qui est égal à IIL et IIH .

3.2 Intensités de sortie


On définit les intensités maximales que peut fournir la sortie :
- I0L : Intensity Output Low : Intensité maximale de sortie à l’état bas
- I0H : Intensity Output High : Intensité maximale de sortie à l’état haut

3.3 Sens conventionnel des intensités


IIL < 0 IOL > 0
IIH > 0 IOH < 0
Circuit

3.4 Compatibilité en courant


Avant d’associer des circuits numériques de technologies différentes, il faut s’assurer de leur
compatibilité en courant.
C’est à dire s’assurer que la sortie peut délivrer ou absorber l’intensité demandée par l’entrée qui
lui est connectée.

IOL IIL Les deux technologies sont compatibles en courant si


Technologie

Technologie
1

IOH IIH IOL ≥ IIL et IOH ≥ IIH

3.5 Sortance
La sortance est égale au nombre d’entrées que l’on peut connecter sur une sortie.
I I
Sortance à l’état haut = OH Sortance à l’état bas = OL
I IH I IL
La sortance correspond à la plus petite valeur des deux

Dans les documentations constructeur, la sortance est appelée Fan-Out ou CHARGE


ELEMENTAIRE ( Unit Load : UL)

Technologie des circuits numériques par Christophe BERRIET Page 2 sur 4


4 Composants particuliers:
4.1 Les composants à sortie collecteur ouvert:

symbole sortie
"collecteur ouvert"
TTL sortie

Un composant "collecteur ouvert" est un composant dont la sortie est constituée d'un seul
transistor fonctionnant en commutation. Son collecteur n'est connecté qu'à la sortie.

Schéma de la sortie:

Collecteur

On peut symboliser le transistor en commutation par un interrupteur ouvert ou fermé:


* si l'interrupteur est ouvert (transistor bloqué), la tension de sortie
n'est pas définie → fil en l'air.
* si l'interrupteur est fermé (transistor saturé), la tension de sortie est
égale à VOL (tension proche de 0V) → "0" logique.
De ce fait, pour un CI collecteur ouvert, il faut toujours connecter à la sortie du CI une résistance
de tirage (pull up) entre cette sortie et l'alimentation du circuit suivant afin de fixer la tension ( et
donc le niveau logique lorsque le transistor est bloqué: interrupteur ouvert ).

Schéma: Vcc = 5 V Valim ≠ 5V


Rp est la résistance de tirage.
Rp
Elle doit être correctement déterminée (une résistance
de 10 kΩ à 100 kΩ est souvent utilisée). TTL
Vs
Remarque: 2 sorties de composants à collecteur
ouvert peuvent être connectées entre elles. GND = 0

5.2. Les BUFFERS (ou amplificateurs de courants):


Dans chaque technologie, il existe des "BUFFERS" (amplificateurs de courants) qui possèdent des
courants de sortie, IOL et IOH, supérieurs aux courants traditionnels de cette technologie.

symbole sortie amplifiée en courant

7407

Technologie des circuits numériques par Christophe BERRIET Page 3 sur 4


5.3. Les composants à sortie 3 états:
Vcc Vcc

T1

S
T2

Symbole
Output Enable sortie 3 états
Entrée de validation des sorties OE EN

(ici active sur 0)


74LS126

OE = 0 (sorties validées)
OE = 1 (sorties non validées)
Vcc Vcc Vcc

T1 T1 T1
S=Z
S=1 S=0 Etat haute impédance
T2 T2 T2
(« en l’air »)

Afin d'éviter d'effectuer un court circuit, les deux interrupteurs ne sont jamais fermés
simultanément.

5 Particularités technologiques

 consommation du circuit intégré: Un circuit CMOS ou CMOS HC et HCT consomme en


général moins qu'un circuit TTL.

 rapidité du circuit intégré: Les circuits TTL sont généralement plus rapides que les circuits
CMOS 4000; les écarts se réduisent considérablement avec les technologies HC et HCT

Il existe d’autres technologies encore plus rapides.

Technologie des circuits numériques par Christophe BERRIET Page 4 sur 4

Vous aimerez peut-être aussi