Vous êtes sur la page 1sur 15

Électronique Numérique

Semaine 3

Portes logiques (2)

Présenté par A. RACHDY


Plan

 Portes OU exclusif (XOR) ;


 Portes NON-OU exclusif (XNOR) ;
 Technologies de circuits intégrés
numériques (TTL, CMOS, Conseils pratiques)  ;
 Exercices ;

06/04/21 2
S3
Portes OU Exclusif
Porte OU Exclusif (XOR)
 Abréviation OUX.  Ne possède que 2 entrées.
 Peut être construites à partir des portes logiques étudiées.

Symboles logiques standard de la portes OU exclusif

Opération logique de la porte OU Exclusif


Soient A et B  : 2 Entrées et X  : Sortie

Produit une sortie X de niveau HAUT  Niveaux logiques de A et B sont opposés


(A = HAUT et B = BAS ou A = BAS et B = HAUT).
Sortie X est BAS  Niveaux des entrées A et B sont identiques.

BAS
HAUT
HAUT
BAS(0)
(0)
(1)
(1)
HAUT
BAS
HAUT
BAS(0)
(0)
(1)
(1)
HAUT
BAS
BAS (0)
(0)
(1)

Niveaux logiques possibles d'une porte OU exclusif


06/04/21 3
S3
Portes OU Exclusif
Table de vérité d'une porte OU Exclusif Entrées Sorties
A B X
0 0 0 1 = HAUT,
0 1 1 0 = BAS
1 0 1
1 1 0
Opération avec Ondes Impulsionnelles
Exemple du cas OU Exclusif:

Réponse à des impulsions avec un chronogramme


illustrant les relations entre les entrées et la sortie

Durant Intervalles t1 et t3 : Niveaux A et B Identiques  Sortie X BAS (0).


Durant Intervalles t2 et t4 : A et B de niveaux opposés  Sortie X HAUT (1).

06/04/21 4
S3
Portes OU Exclusif
Exemple d’application

La porte OU exclusif peut être utilisée comme additionneur 2 bits.


Règles d'addition binaire : 0 + 0 = 0, 0 + 1 = 1, 1 + 0 = 1 et 1 + 1 = 10.
Table de vérité du OU exclusif  Sortie représentant la somme binaire des 2 bits
d'entrée.
Si les 2 entrées sont à 1  Sortie représente la somme 0 et retenue de 1 Rejetée.

Porte OU exclusif utilisée pour additionner deux bits

06/04/21 5
S3
Portes NON-OU Exclusif
Porte NON-OU Exclusif (XNOR)
 Abréviation NON-OUX.  Ne possède que 2 entrées.
 Rond sur ligne de sortie  niveau de sortie opposé à celui du OU exclusif.

Symboles logiques standard de la portes NON-OU exclusif

Opération logique de la porte NON-OU Exclusif


Soient A et B  : 2 Entrées et X  : Sortie

Produit une sortie X de niveau BAS  Niveaux logiques de A et B sont opposés


(A = HAUT et B = BAS ou A = BAS et B = HAUT).
Sortie X est HAUT  Niveaux des entrées A et B sont identiques.

BAS (0)
HAUT
BAS (0)(1)
HAUT
HAUT
BAS (1)
(0)(1)
BAS (0)
HAUT
BAS (0)(1)

Niveaux logiques possibles d'une porte OU exclusif


06/04/21 6
S3
Portes NON-OU Exclusif
Table de vérité d'une porte NON-OU Exclusif

Entrées Sorties
Opération avec Ondes Impulsionnelles
A B X
0 0 1 Exemple :
0 1 0
1 0 0
1 1 1

1 = HAUT, 0 = BAS

EXEMPLE 3-20 : Soit la figure ci-dessus, déterminez les formes d'onde de sortie
de la porte OU exclusif et de la porte NON-OU exclusif en réponse aux formes
d'onde d'entrée A et B.

Solution : Les formes d'onde des sorties sont illustrées sur cette figure. La sortie
de la porte OU exclusif est au niveau HAUT lorsque les 2 entrées ont des niveaux
opposés. La sortie de la porte NON-OU exclusif est au niveau HAUT lorsque les
entrées sont identiques.
06/04/21 7
S3
Technologies de circuits intégrés numériques
Portes Logiques à Circuits Intégrés
 3 technologies de circuits intégrés numériques (CI) :
 CMOS et TTL (familles plus répandues) et ECL (applications spécialisées).
CMOS  : composants à semiconducteurs métal-oxyde transistor à effet de champ
TTL  : circuits formés de transistors bipolaires à jonction
ECL  : autre type de technologie bipolaire

Séries CMOS
CMOS : se regroupent en terme de tension d'alimentation c.c. en 2 catégories :
CMOS 5 V et CMOS 3,3 V.

Familles désignées par le préfixe 74 ou 54.


Préfixe 74 : composant d'usage général,
Préfixe 54 : composant de qualité militaire.

Séries CMOS de base pour la catégorie 5 V regroupent les composants :


• 74HC et 74HCT-CMOS rapides (T indique une compatibilité avec les TTL)
• 74AC et 74ACT-CMOS avancés
• 74AHC et 74AHCT-CMOS rapides avancés
06/04/21 8
S3
Technologies de circuits intégrés numériques
Séries CMOS (suite)
Séries CMOS de base pour la catégorie 3,3 V regroupent les composants :
• 74LV-CMOS à faible tension
• 74ALVC-CMOS avancés à faible tension

On retrouve aussi la série 4000 (VCC>18 V technologie moins récente et plus lents).

Il existe aussi une série combinant technologies CMOS et TTL appelée BiCMOS.

Séries BiCMOS de base regroupent les composants suivants :


• 74BCT-BiCMOS standard
• 74ABT-BiCMOS avancés
• 74LVT-BiCMOS à faible tension
• 74ALB-BiCMOS avancés à faible tension

06/04/21 9
S3
Technologies de circuits intégrés numériques

Séries TTL
TTL : Non sensible aux décharges électrostatiques, contrairement aux CMOS.
Fonctionnent tous avec une tension d'alimentation c.c. de 5 V.

Séries TTL de base regroupent les composants suivants :


• 74-TTL standard (sans lettre)
• 74S-TTL Schottky
• 74AS-TTL Schottky avancé
• 74LS-TTL Schottky à faible consommation
• 74ALS-TTL Schottky avancé à faible consommation
• 74F-TTL rapide

06/04/21 10
S3
Technologies de circuits intégrés numériques
Types de portes logiques à CI
NON, ET, OU, NON-ET, NON-OU et OU exclusif : disponibles dans chaque
technologie de CI :

• 4 portes NON-ET 2 entrées - 00 (exemple 74LS 00)


• 4 portes NON-OU 2 entrées - 02
• 6 portes NON - 04
• 4 portes ET 2 entrées - 08
• 3 portes NON-ET 3 entrées - 10
• 3 portes ET 3 entrées - 11
• 2 portes NON-ET 4 entrées - 20
• 2 portes ET 2 entrées - 21
• 3 portes NON-OU 3 entrées - 27
• 1 porte NON-ET 8 entrées - 30
• 4 portes OU 2 entrées - 32
• 4 portes OU exclusif 2 entrées - 86
• 1 porte NON-ET 13 entrées - 133

06/04/21 11
S3
Technologies de circuits intégrés numériques
Boîtiers de CI

Identification du brochage de boîtiers types

a) Boîtier DIP double ligne à 14 broches b) Boîtier SOIC à ligne effilée à 14 broches
pour montage par insertion pour montage en surface

06/04/21 12
S3
Technologies de circuits intégrés numériques
Configuration du brochage de quelques portes logiques à CI

06/04/21 13
S3
Technologies de circuits intégrés numériques
Tension d'alimentation c.c. (VCC)
CMOS : Tension d'alimentation c.c. de 5 V ou 3,3 V.
CMOS de 5 V : Tolère des tensions d'alimentation de 2 V à 6 V.
CMOS de 3,3 V : Opère pour des tensions d'alimentation de 2 V à 3,6 V.

TTL : Tension d'alimentation c.c. de 5,0 V (min. 4,5 V et max. 5,5 V).

Niveaux logiques d'entrée et de sortie


VEB : Tension d'entrée de niveau BAS.
VEH : Tension d'entrée de niveau HAUT.

CMOS de 5 V  VEBmax de 1,5 V et VEHmin de 3,5 V.


TTL  VEBmax de 0,8 V et VEHmin de 2 V.

VSB : Tension de sortie de niveau BAS.


VSH : Tension de sortie de niveau HAUT.

CMOS de 5 V  VSBmax est de 0,33 V et VSHmin est de 4,4 V.


TTL  VSBmax est de 0,4 V et VSHmin est de 2,4 V.
06/04/21 14
S3
Technologies de circuits intégrés numériques
Conseils pratiques
 Les entrées inutilisées d'éléments TTL et CMOS devraient être connectées à
un niveau logique approprié (HAUT ou BAS).

 Portes ET et NON-ET : Raccorder toute entrée inutilisée à VCC


(cas des TTL : branchement avec une résistance série de 1,0 k).

 Portes OU et NON-OU : Connecter toute entrée inutilisée à la Masse.

06/04/21 15
S3